методів скорочення держав

D

dammadmin

Guest
Привіт усім.Я вчуся модуля по електронній Sytem дизайн.Її все про цифрової електроніки.так от моє питання:

За яких умов ми можемо використовувати ряд методом зшивання або імплікації матриці (графік) метод для того, щоб зменшити число станів в кінцеві автомати (як цілком визначену і не повністю вказані ).???

будь-яка допомога цінується ..заранее спасибо ..

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Посмішка" border="0" />
 
Будь ласка, зверніться Цифровий дизайн Джон Уейкерлі.
Його гарні книги по цій темі.

Сподіваюся, що це допомагає.

З повагою,
урод

 
Дякуємо за ваші поради.я буду перевіряти в книзі.будь-які інші пропозиції?

 
Привіт,
Проблема набагато легше повністю вказувати машин.Якщо ви
зацікавлені в EDA алгоритми перевірки главі 7 розділу 4:
http://www.amazon.com/Logic-Synthesis-Verification-Algorithms-Hachtel/dp/0792397460
Що стосується частково певних кінцевих автоматів, то дослідження главі 8
тієї ж книги.Це більш-менш, теорія за мінімізації FSM
Зведеного інструменти сьогодні ...

Павлос

 

Welcome to EDABoard.com

Sponsor

Back
Top