XUP Virtex-II PRO

S

suddy72

Guest
Привіт народ,

Я новачок в FPGA роботи, я отримав XUP Virtex-II PRO розвитку.http://www.digilentinc.com/xupv2p - цей сайт показує її.Я намагаюся лише, щоб він запущений і працює, і робити що-то просто.Я помітив, є швидкий варіант, я думаю, БВР його призвали.Я дійсно не знаєте, як отримати пораду збирається хоча.Я думаю, що може вимагати отримання програмного забезпечення закликали платформи Studio, але я нахиляє Треба зазначити,
що диск був з борту, але не основним програмним забезпеченням для виконання, як видається, з цього питання.

Будь-яка допомога в отриманні цієї борту запущений в простих кроків буде дуже високо цінується.

Спасибо,
Стюарт

 
Jeżeli wybierasz się na internetowe zakupy, zapoznaj się z naszym poradnikiem. Dowiesz się z niego nie tylko jak bezpiecznie kupować w Internecie, ale również które sklepy internetowe są godne polecenia.

Read more...
 
Dont Я думаю, що вони дають платформу студії з цією порадою.Це те,
без сумніву,
що вказані на сайті.Його з-за цієї плутанини я уникаючи покупки від них!Ви повинні надіслати електронною поштою!

 
Ви отримуєте платформу студії.І створити користувальницьку борту.Цей процес дуже багато прямо вперед, додайте в FPGA, GPIOs, РДР, Ethernet, SDRAM, UART ...

Просто дотримуйтесь інструкцій і додавати компоненти по УР XUP борту ...

да .. да ... да ... да .....це .......

 
Не забудьте завантажити файл і покласти його в потрібному каталозі інакше ваш рада не буде у списку ...:

http://www.xilinx.com/univ/xupv2p.html (EDK XUPV2P Pack)

 
Ви копію пакета (знайти на сайті), в $ $ _EDK \ борту \ Xilinx \ рад.Таким чином, ви можете легко знайти на борту в цьому списку.

 
Крім того, я придбав XUPV2P NO ради і вони не постачають Xilinx платформи Studio програмне забезпечення з ним.Ви повинні придбати цей окремо.

Крім того, при використанні платформи Xilinx студія зі своїм радою,
то вам потрібно переконатися, що ви правильні налаштування.Ці параметри можуть бути знайдені на керівництво користувача на компакт-диску поставляються з XUPV2P борту.Вони також можуть бути знайдені в мережі протягом першого підручника з FPGA Розробник сайту:

http://www.fpgadeveloper.com

Ми рекомендуємо вам стежити через Quick Start Guide і уроки в режимі онлайн.
Останній раз редагувався jeffrey.johnson від 21 січня 2009 3:02; всього редагувався 1 раз

 
Хто спробуйте використовувати платформу Studio 9.1 з XUPV2P?

Я намагаюся створити проект з нуля, але не друкувати нічого HyperTerminal?Если кто-то має БВР фото для 9.1, не могли б Ви,
будь ласка, надішліть мені його.

 
Я також проблеми, коли я намагався
зв'язатися з HyperTerminal одна моя SPARTAN3E борту.Ця проблема мене було, що я використав неправильний кабель я не знаю whichone був properversion нуль модему або звичайного RS232.
Може бути, це допоможе вам теж.

 
У меня просто RS232 дизайн з використанням робочої платформи Studio 7.1, але не 9.1.

 
Здравствуйте,
Я також купив V2PXUP борту
Я хочу знати, це тільки сумісна з:
EDK 7.1 SP2, ISE7.1 SP3 як про це йдеться на сайті digilentinc??і які chipscope?7.1 чи ні?
Крім того, які Modelsim, 6.0 чи 6.3??

Як я можу отримати які-небудь з них??

Спасибо заранее

 
Я думаю, я
пам'ятаю це сумісно з 7.1 і 8.1, а не 9.1.Вам доведеться купити програму з Xilinx.

 
Большое спасибо за ответ.

Я також хотів би знати, якщо він буде сумісний з 10.1??

Я маю на БВР файли на компакт-диску, але це на 7.1!
він буде працювати коректно?

спасибо

 
Я завантажив останню версію. Xbd з веб-сайту для Xilinx EDK 10.1 але у мене є проблеми з "C_MEM_PARTNO = KVR266X64C25/256 не знайти в пам'яті"

хто знають цю проблему?

Спасибо
BuBEE

 
У XUP V2P плати сумісні до версії 10.1 в Xilinx програмне забезпечення!І це остання версія, що
будете підтримувати цей рада ...

 
добре,
Здається, добре попросити тепер про розширення заголовки.
У довіднику:. The expansion headers are positioned to prevent the installation of a ribbon cable connector across two of the expansion headers
. Every second signal in the ribbon cable is a ground signal to provide the best signal integrity at the user s target. The output of the over-voltage protection device follows the input voltage up to a diode drop below the VCC rail; at which time, the voltage is clamped. So with a VCC of 3.3V, the output clamps at -2.5V
. This gives 500 mV of input switching margin for both LVTTL and LVCMOS3.3, which have a VIH of 2.0V minimum."

...." Різні напруги джерела живлення можна ознайомитися на розширення роз'єми, 2.5V, 3.3V, і 5.0V, в залежності від типу роз'єму.
Розширення заголовки розташовані запобігти установку стрічка кабелю між двома із розширення заголовки.
Кожен другий сигнал у стрічці кабелю є підставою сигналів для забезпечення найкращого сигналу на цільових користувачів. Результатом надмірної напруги захисту пристрою слід вхідної напруги до діод падіння нижче VCC залізничний; на який час, напруга перекриті. Так, з VCC від 3.3V, вихідні затискачі на-2.5V.
Це дає 500 мВ вхідний комутації маржа для LVTTL і LVCMOS3.3, який має ВІЛ від 2.0V мінімуму. "

Я боюся, в червоних лініях,
я повинен купити різні види кабелів стрічка для кожного напруги?
Чи можу я використовувати стрічку кабелі,
що використовуються в наших комп'ютерах?і подвійний лінії чоловічі заголовок?
, Яка згадується в Вих.посібник від digikey і у мене немає
дистриб'ютором у своєму регіоні вона "S2012-30-НП".

Вибачте за довгий пост,
Заздалегідь дякуємо.

 
Я використовую XUPV2P борту і XPS 9.1 і ISE 9.1 все працює дуже добре.Я хотів би також використовувати chipscope з ним, все працює.

 
Большое спасибо за ответ ур
Я прошу про апаратні розширення кабелів,
які використовуються при I / О.
прикладеною фотографії показано місце розширення заголовки.
Я хочу, щоб переконатися в виділеній рядку,
в якій описується ця фотографія<img src="http://images.elektroda.net/9_1239667098_thumb.jpg" border="0" alt=""/> Так PLZ скажіть мені, які у використовуваних в цьому місці.
Я просто для початківця.

заранее спасибо

 

Welcome to EDABoard.com

Sponsor

Back
Top