@ ltera реліз MAX II CPLD (або FPGA?)

G

Guest

Guest
<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="Вращяющіеся очі" border="0" />
 
Мені здається, що це гібрид архітектури.CPLD зі структурою LE, станом на FPGA.

<img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />
 
так

що це FPGA, але з флеш-PROM в цей чіп ...зробити те ж перевагу, що CPLD.
але ви не забувайте, FPGA потрібен час, щоб програма сама по Flash

 
але з такою щільністю samml (близько кількох тисяч LE я думаю) дуже швидко отримати FPGA спалаху (я думаю,
найбільший може бути запрограмований на кінець 100 мс), тому вона називається миттєвої завантаження ...

CU

 
manitooo писав:

але з такою щільністю samml (близько кількох тисяч LE я думаю) дуже швидко отримати FPGA спалаху (я думаю, найбільший може бути запрограмований на кінець 100 мс), тому вона називається миттєвої завантаження ...CU
 
На жаль
я тільки плутають одиниці ...Це правда: близько сотні мікросекунд ...

 
У процесі точки зору, це FPGA.Тим не менш, вона може завершити конфігурацію до самого кінця держави-на-Reset, так само, як і CPLD на практиці.

 
Я чув деякі джерелом інших постачальників, заявивши, що MaxII CPLD являє собою пристрій, але з використанням FPGA технології ...

 
Очевидно, це одна FPGA з вбудованим флеш-конфігурації всередині ...Таким чином, він побачив, як CPLD зовні (короткий час конфігурації з-за маленької матриці, і немає потреби завантажувати біт на старті ...)

Але це FPGA (незважаючи на те, що @ ltera говорить) з логічні елементи і так далі ...

 
It's "вовк в овечої шкурі",

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Посмішка" border="0" />http://fpgajournal.com/index.htm

Ми дизайнерів заклопотаність тільки продуктивність і ціна.

 
Я свою заклопотаність тригер Шмітта I / O функції.

 
Це вірно у MAXII SRAM є заснованої любив FPGA архітектури і кількість LE настільки мала, що конфігурація час є мінімальним так він діє так само, як і CPLD.

Nice справу про цій частині є те, що на додаток до його конфігурацію флеш існує дуже невелика Flash, який можна використовувати для налаштування SPI I2C та іншими зовнішніми пристроями, що вимагає дуже невеликої кількості нелетучих Конфігурація
пам'яті (зазвичай це одна з EEPROM роду).Якщо ви можете скористатися цим він хотів отримати EEPROM безкоштовно.

- Engrpausa

 
Вона є і залишиться на FPGA архітектури,
причому всі за і проти.
Так, це чудово, але не називають його CPLD.Тому потрібно бути дуже жорсткі терміни, і це не може бути гарантовано в цій архітектурі.
Решеточние має аналогічне пристрій, призначений для більш ніж за рік в даний час (XPLD).Ця архітектура, безумовно, є CPLD, налаштовує також менше, ніж 100us, має безліч пам'яті, та деякі інші функції, такі як PLLs, LVDS МО, висока продуктивність, а також низька вартість.

 

Welcome to EDABoard.com

Sponsor

Back
Top