DS-CDMA на чіпів Xilinx FPGA ... HLP мене ...

R

Ronak

Guest
hi.guys.im буде мій останній проект року на Imple.CDMA чіпа на базі ПЛИС.
м мети, ...
1.generating. M файлу в matab для багатоканальних користувачів (тільки Sequnce бінарних даних).
2.now генерації. М файл для аналогового сигналу мова, теж ...
3.now, зміна коду Адамара Sequnce в належний час затримки, для кращого Sequrity ДС-CDMA.
4.add шум до передаються мої DATAs ...
5.at останні прихованим. М файлів у форматі. HDL файл за допомогою Simulink кодер 1.4 MATLAB.
6.load його в спартанських Kit, синхронізувати комплекту по власних функцій часу.
7.get результат на виході для декількох користувачів (для бінарних даних м допомогою RS-232 для отримання див. висновок).

Я цілі 1., 3., 4.дуже красиво ...
але є проблеми в залишки ...
моя Ques Р. ...
1.Як я йду на аналоговий сигнал мови голос на ПЛИС.
BCZ досі дослідження я verilod HDL тільки цифрові дані.
2.Як зробити фільтра. М MATLAB.
.this is my big problem.

3.than Як перетворити. М в. HDL ().

Це моя велика проблема.
[/b]

4. Якої програмне забезпечення може використовувати для конвертації. М. HDL ?????

[/ B]

 
Я не дуже кваліфіковану відповідь на цей, але з мого досвіду тільки SIMULINK блоки можуть бути перетворені в HDL такі як Verilog або VHDL.Крім того, ці блоки Simulink повинна бути від таких постачальників, як Xilinx (Система генератора) або Synplify (SynplifyDSP) або Альтера (System Builder).

 
Ви можете перетворити з MATLAB джерело VHDL за певних умов
цей тип програм називається synthetizers.Існує Accelchip, що робить цей тип MATLAB для синтезу VHDL. Але коштує дуже дорого!
Якщо ви використовуєте MATLAB внутрішні функції вам краще бути Shure, що програмне забезпечення, яке перетворить у VHD supportes них (ви повинні сказати синтезувати їх).
Ви також можете використовувати Simulink інструментарії і перетворити ваш код MATLAB і Simulink використовувати Xilinx blocksets і генератора використанні система для виробництва основної ПЛІС.
Це найдешевший спосіб зробити це. І це дуже легко зробити моделювання та спільного контролю.

В іншому випадку шукайте AccelChip або acceldsp Xilinx і accelware яка являє собою набір бібліотек MATLAB синтезуються і повинні бути готові платити великі гроші!www.xilinx.com / Підтримка / sw_manuals / acceldsp_style.pdf

 
найкращим рішенням є використання systemgenerator
Якщо вам потрібна допомога щодо цього, будь ласка, вперед і питають мене, я багато працював з цим інструментом і підготовлені підручники для ІТ, а

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
mr.ronak Шах
Тепер, як ви завершили проектi need some more help regarding choosing of FPGA ki do i need RF module on it also?

Я подивився на вашу роботу своєю феноменальною У мене є проект впровадження CDMA на платформі ПЛІС для завершення мого диплома
я НЕ
потрібна допомога щодо вибору К. FPGA Потрібно РФ модуля на неї теж?

 

Welcome to EDABoard.com

Sponsor

Back
Top