Cadence питання про віртуоз Дизайн середовища

S

saruman1983

Guest
Привіт всім, Як я можу імітувати крутість транзистора і, як правило ланцюга від частоти в каденцію віртуоза Дизайн середовища?
 
Привіт я не впевнений, що це те, що ви після цього. Якщо я не помиляюся, крутість МОП-транзистора можна змоделювати в Cadence, виконавши прості IDS / Vgs моделювання. Тоді ви відкриєте калькулятор і використання "похідних" функції на I / V кривої. Висновок повинен бути крутість кривої транзистора.
 
Добре, але що, якщо я хочу, щоб ділянка (в цілому) крутизна МОП-транзистора (не ГМ, але ГМ) для загального з'єднання з джерелом, наприклад? Вище метод вимагає постійного розгортки, то, взявши похідну кривої знайти крутизни. Мені було цікаво, що може бути зроблено тільки з AC аналізу, тобто при зміні частоти і паразитних транзистора силу загальної Gm почати знижуватися.
 
Ділянка квадратний корінь з ID С. Vgs (або VGS-VT) і знайти схилі ... потім використовувати струм стоку рівняння.
 

Welcome to EDABoard.com

Sponsor

Back
Top