ADIsimPLL VCO Tuning проблеми у сфері законодавства

R

robismyname

Guest
Im допомогою crystek моделі ВТС числа CVCO55BE-2100-2300 для дизайну PLL.

Налаштування напруги: .3 V (хв) і 4.7V (макс.)
Частота: 2100MHz (хв) і 2300Mhz (макс.)
Налаштування чутливості: 60 МГц / В
Phase Noise @ 10kHz зміщення: -103dBc/Hz

У ADIsimPLL потрібно вказати наступні параметри для VCO:
Кв = 60, V1 =. 3V, F1 = 2068MHz, V2 = 4,7, F2 =

Щоб визначити, F1 я використовував наступну формулу:

F1 = F (V0) кВ * (V1-V0) = 2068MHz

де F (V0) = 2200MHz
де (кВ) = 60 МГц / В
де V1 = V .3
де V0 = 2.5VoltsЩоб визначити, F2 я використовував наступну формулу:

F2 = F (V0) кВ * (V2-V0) = 2332MHz

де F (V0) = 2200MHz
де (кВ) = 60 МГц / В
де V1 = 4.7V
де V0 = 2.5Volts

ИТАК, я поставив всі необхідні значення в ADIsimPLL і я отримати деякі помилкові графи в тимчасовій області.Щось мені підказує, що це не правильно.Моє питання: що є неправильним з моєю блокування виявити вихідний графік.Чому він виглядає так?Те ж питання для | Freq помилку | графіка (див. додаток)
Вибачте, але Ви повинні увійти для перегляду цієї прихильності

 
Привіт,

Кв повинно бути, 1V @ 2100MHz на 4.5V @ 2300Mhz = 60MHz / V.

Крім того, чому ваш проект Freq @ 2441MHz з дублером включен?

 
yendori пише:

Привіт,Кв повинно бути, 1V @ 2100MHz на 4.5V @ 2300Mhz = 60MHz / V.
 
Q1:
Таблиці показаний ділянку Кв.Q2:
Я думаю, що удвоітель це нормально, але вам необхідно вибрати частоту в межах робочого Частотний діапазон по ВТС, або він взагалі ніколи не досягне замку.

Можливо, я помиляюся, але я розробив sythesizer допомогою використання SIMPLL Crystek VCO і не бачить жодних проблем блокування.

Удачи.Rod

 

Welcome to EDABoard.com

Sponsor

Back
Top