синхронних і асинхронних

U

ushisna

Guest
в чому різниця між асинхронних і синхронних SRAM?

 
1.Асинхронних і синхронних чи відносяться SRAM модулі мають свої повідомлення синхронізовані відповідно до процесором (синхронний = "ми знаходимося в гармонії з процесором", асинхронних = "ми не в згоді з процесором").
"Асинхронні" SRAM можна ввести чекати держав на передачу даних.

2.SRAM може бути синхронним або асинхронним.Асинхронна SRAM не залежить від тактової частоти процесора, в той час як синхронні SRAM синхронізується з Швидкість процесора годин.

3.Synchronous дизайн пам'ять має ряд переваг перед
асинхронний дизайн пам'яті.прості вимоги до синхронізації дозволяють
синхронної пам'яті працювати на набагато більш високих частотах, в результаті чого
вище пропускної здатності пам'яті.Синхронна робота не схильний до помилок
тому що сигнали, зареєстровані на годинник краю, що спрощує розробку
процесу.Написати включити схеми управління не потрібно, оскільки пам'ять
блок управління написати спалаху покоління, заощаджуючи на використання ресурсів і
спрощує конструкцію.Крім того, синхронний споживає пам'яті
мало енергоспоживання в режимі очікування.
в той час як асинхронний пам'яті необхідно створити
написати дозволяють контролювати схеми для отримання імпульсу кожен раз писати
операція відбувається.Ви повинні враховувати написати адресу установки і провести час
і даних, установку і провести час на зростання і падіння краю написати
дозволити імпульсу.Написати дозволити повинні перемикатися на кожній операції запису, а
адреса не може змінити час запису дозволяють активно.

 
Синхронні кошти завжди є "вихідним цілодобово, тому дані і addressss відбираються тільки на зростання і падіння краю clocks.When ми говоримо про схему асинхронного це зразок по висхідній і низхідній edge.obviosly asnchronous швидше, ніж синхронні схеми.

 
Написати включити схему управління?не могли б Ви будь ласка, дайте мені зрозуміти point.I не міг отримати цей термін саме? Ви можете коротко пояснити?

<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="Нейтральні" border="0" />
 
Програмована схема використовується, щоб змінити запис дозволяючий сигнал використовується статична РАМН у кеш основі персональних комп'ютерів.Зокрема, програмовані схеми використовується для затримки або не відкладайте задньої кромки кеш-пам'яті дозволяє писати (КОО) сигналів в кеші основі персональних комп'ютерів тим самим дозволяючи систему для плюралізму мікропроцесорних пристроїв.

Синхронних SRAM у складі основних SRAM пам'яті з масивом байтів плюралізм, наявність множинності байт писати драйвери, що мають сенс підсилювачів і, I / O буферів; множинність байт запису регістрів відповідно підключений до писати драйвери, байт запису регістрів вибірково активації відповідних байт писати драйвери для введення даних в пам'ять масиву під час операції запису; безлічі вхідних даних організовані в байт; байт написати дозволити вхід; множинність байт написати входів і байт написати дозволити схема підключення байт написати входів і байт написати дозволити внесок в байт запису регістрів і вибірково викликає окремі байти даних матеріалів, які будуть записані в основних SRAM, коли заздалегідь стверджувати, логічний рівень знаходиться на байт написати дозволити введення, а також залежно від заявленої логічний рівень на окремих байтів написати ресурсів.

якщо ви не розумієте, будь ласка, повернувся.Я думаю, що перша частина є простим і легким для розуміння.

 

Welcome to EDABoard.com

Sponsor

Back
Top