рівня TTL питання: визначення TTL

G

Guest

Guest
У мене є питання на рівні TTL.Для VDD = 5В, він визначається як мінімальний VOH більше 2,4 і максимальної VOL менше 0,4 В.Те, що я просто хочу знати, якщо мій вихідний логічний рівень 1, 5V і логіки 0 V дорівнює нулю, то завжди бачив, як рівень TTL?Скажемо по-іншому, це тільки потреби TTL визначення, тобто VOH> 2,4, VOL <0,4 В.Ніяких інших вимог?

Я поставив це питання просто тому, що я джерело який-небудь продукт asssert їх TTL вихід здійснюється open-clollector/drain і зовні пов'язані Пулап резистор.Але я можу реалізації логіки VOH-5В VOL-0В легко моєї схемою, наприклад, вихід компаратора.Його не потрібно зовнішнього compoments ззовні.

Може хто допоможе в мускатного його для мене?

Спасибі

 
при вхідній напрузі вище 2,0 вольт і нижче 5,0 вольта розглядати як логічне високим, і напруга 0-0,8 вольт бачив логіки низькому рівні.
на виході напруга 2,4 вольти вище (макс. 5) створені для високих і логіка 0 - 0,4 Вольт (Max) створюється для логіки низькому рівні.
0,4 Вольт різниця шуму краю.

 
Це все одно, що будь-яка напруга в межах згаданого вами інтерпретується як логічний 0 або 1.Єдина проблема з використанням виходи з відкритим колектором, що ви повинні бути впевнені, що низька напруга в 0,4 В.Якщо ви здатні виробляти напруги за межі 0,4 до 2,4 свій регіон схема буде працювати.Будьте обережні, щоб використовувати результати від IC, який може йти поруч з поставляти рейки.

 
ptmsl пише:

Це все одно, що будь-яка напруга в межах згаданого вами інтерпретується як логічний 0 або 1.
Єдина проблема з використанням виходи з відкритим колектором, що ви повинні бути впевнені, що низька напруга в 0,4 В.
Якщо ви здатні виробляти напруги за межі 0,4 до 2,4 свій регіон схема буде працювати.
Будьте обережні, щоб використовувати результати від IC, який може йти поруч з поставляти рейки.
 
Горгона пише:ptmsl пише:

Це все одно, що будь-яка напруга в межах згаданого вами інтерпретується як логічний 0 або 1.
Єдина проблема з використанням виходи з відкритим колектором, що ви повинні бути впевнені, що низька напруга в 0,4 В.
Якщо ви здатні виробляти напруги за межі 0,4 до 2,4 свій регіон схема буде працювати.
Будьте обережні, щоб використовувати результати від IC, який може йти поруч з поставляти рейки.
 
Привіт Джон,
При використанні КМОП-логіки потрібно менше, ніж ємність диска біполярного TTL / LSTTL.За високі швидкості рішень завжди треба їздити з подолання CMOS вхідна ємність, але якщо ви використовуєте той же сімейства логіки це не проблема.Є кілька причин, щоб використовувати виходи з відкритим колектором з компараторів, один рівень вимог.Іншим прикладом є легкість або-ING разом декілька заходів, щоб створити вікно компаратора без логіки.
Якщо ви хочете використовувати не-з відкритим колектором компаратора / операціоннікі необхідно переконатися, що висновок буде після введення специфікації логіка вибору.

Ви також повинні бути carful змішуванням різних famillies логіки, вивчення і оцінку вихід проти введення характерно для 2.Інформація дасть вам навантажень інформації, якщо ви просто подивіться на них.Ви також знайдете застосування відзначає на різних веб сайти виробників, де ви зможете знайти поради та рекомендації для використання схем.

Я сподіваюся, це допоможе вам на шляху.

ТОК

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Підморгувати" border="0" />
 
див. цифрового дизайну ланцюг malvino

 

Welcome to EDABoard.com

Sponsor

Back
Top