поляризований Вхідний Пальці

G

Guest

Guest
У ньому говориться, до таблиці про мікроорганізми, що я використовую для проекту, який усі невикористані матеріали для порту 0 повинен бути поляризована до VDD і VSS, щоб уникнути паразитних поточне споживання.Що саме це означає і як мені це зробити?І так, я новачок

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Дуже веселий" border="0" />
 
Я не знаю, що IC ви будете використовувати ...

Але в деяких схемах я використав резистори 10K і зв'яжуться за цим пунктом (VSS) або VDD (джерело)

 
Вхідний каскад в області мікропроцесорів (та інших цифрових IC's) споживають більше енергії, коли вхідна напруга знаходиться поза визначений цифрові рівні, близькі до VSS (земля) або Vdd (напруга живлення).

Наприклад, логічний 0 може відповідати напругу в діапазоні 0 .. 0.8V.Залежно від частини ви використовуєте, і тип вхідних даних, логічні рівні можуть бути також виражена в частині напруги живлення, наприклад, низький рівень: Vin = 0 .. 0,2 VDD, високий рівень: Vin = 0,8 .. 1Vdd .Сигнал у 0,2 .. 0,8 Vdd діапазон то невизначеного (ні логічного 0, ні 1).Вхідний етапи оптимізована для роботи з певними логічних рівнів.У розділі "невизначені 'Діапазон внутрішніх перемикання транзисторів на обидві сторони високої та низької стороні провести ряд поточних утворюючи шлях від Vdd на землю, що призводить до збільшення енергоспоживання.

Щоб уникнути цього, всі невживані входи повинні бути підключені до землі або Vdd через резистор (ussualy порядку 10-100kOhms).

 

Welcome to EDABoard.com

Sponsor

Back
Top