збої в цифрових логічних схем

S

saudrehman

Guest
Хто-небудь може чітко пояснити, які збої і чому вони відбуваються в логічних схемах?

 
Глюк іноді відбувається як сигнали поширюються по комбінаційної логікою.
Перш ніж вийти у фінал стаціонарне значення держава, а іноді і неправильне проміжне значення з'являється на виході ході врегулювання фазу.Це називається збоїв.

Причина, чому це відбувається з-за різними шляхами сигналу мають різні затримки.Так, коли один вхід досягає вхідних воріт у той час як інші затримки введення неправильного виробництва може відбутися.Вихідний сигнал буде виправлена, як тільки все правильно вхід має поширюються.Я доклав до простою схемою.
На малюнку нижче, через затримки інвертор, ворота і бачить, як його вхід високим протягом короткого часу.Це коли відбувається збій.

Для отримання більш детальної інформації, див нижче:
http://www.doe.carleton.ca/ ~ jknight/97.267/267_04W/Asch1HazShortJ.pdf

Удачи!
Вибачте, але Ви повинні увійти для перегляду цієї прихильності

 
gleaches є небажані сигнали, які відбуваються в ланцюзі

gleaches може спостерігається в тригерів

gleach зашкодить схеми в рази.

 
Привіт

Припустимо, у вас комбінаційної логікою і, якщо рахувати з затримкою воріт одиницю для кожного з них, і якщо шлях взяті з вході і виході, скажімо, 1 шляху з 2 воротами та 2-го шляху з 2 воротами, і якщо дається входи йому, то безумовно через додаткових воріт у другому шляху, існує збій в ланцюзі.

Але якщо ви вважаєте воріт має нульовий затримкою (нереальні), то проблема збоїв не вихід

 

Welcome to EDABoard.com

Sponsor

Back
Top