допомогти dsss ресивер synchronistion

R

rave1786

Guest
Я роблю VHDL здійснення dsss моїм btech проекту
моя цільова плата Spartan 3e
Мені вдалося розробити PN послідовність генератора, BPSK модулятор і демодулятор.
висновок BPSK demoduator має деяке запізнювання wrt введення BPSK модулятор.
PN моєї послідовності становить 16 біт і займає рівно повідомлення біт.
Після демодуляціі BPSK я despread сигналу, і тут виникає проблема
Як помножити кодованих сигналів з PN послідовності.
я згадав деякі теорії і наткнувся умови придбання сигналу і відстеження.
Чи може будь-яка одна розкажіть мені про те, як здійснити їх у VHDL.
Я гостро потребують як я представити свою доповідь у десять днів.
спасибо

<img src="images/smiles/icon_neutral.gif" alt="Нейтральна" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top