G
ggeorgak
Guest
Я намагаюся здійснити подвійний дизайн Microblaze процесора на моєму nexys2 FPGA. Я збираюся використовувати Micron оперативної пам'яті (Micron MT45W8MW16) в якості загальної пам'яті між двома процесорами. Для того, щоб добитися цього, мені потрібно (?), Щоб використовувати контролер мультипортових пам'яті, таких як IP-MPMC надаються Xilinx. На жаль, намагаючись налаштувати IP немає попередньо зокрема nexys2 зовнішнього модуля пам'яті. Я повинен додати, що Micron оперативної пам'яті пристрою PSRAM і nexys2 ради підтримку файлів, що входять digilent визначити xps_mch_enc основних ІС в якості контролера пам'яті за замовчуванням для Micron RAM. Рухаючись далі, я можу використовувати чотири канали xps_mch_enc ядро IP для з'єднання двох Microblazes над XCL? Є контролер пам'яті виконання арбітражного внутрішньо? Крім того, є спосіб збільшити кількість каналів? Хто-небудь вдалося вирішити це?