У МО колодки, чому ми повинні з плаваючою Ну?

B

bluestatic

Guest
Багато IO дизайн використання плавучих Nwell на PMOS вихідних транзисторів.Для введення IO камеру, я думаю це робити з 5V терпимості.Але чому ми повинні з плаваючою Nwell виробництва клітин.
Будь-яке один отримав чітку картину з цієї проблеми?

 
За логікою 3.3Volt IO, S, які повинні бути терпимими 5Volt, шляхом забезпечення того, щоб PMOS воріт оксиду ніколи не бачить 5.5Volts через це використання плавучих свердловин.

 
http://patimg1.uspto.gov/.piw?docid=US006545506&PageNum=2&IDKey=53466D63A704&HomeUrl=http://patft.uspto.gov/netacgi/nph-Parser?Sect1=PTO2% 2526Sect2 = HITOFF% 2526p = 1% 2526u = / netahtml / пошуку bool.html% 2526r = 1% 2526f = G% 2526l = 50% = 2526co1 І% 2526d = ptxt% 2526s1 = 6545506% 2526OS = 6545506% 2526RS = 6545506

 
Для захисту склеювання дроти підключені до півдня, коли
зв'язок
 

Welcome to EDABoard.com

Sponsor

Back
Top