Сінтез проблеми

G

Guest

Guest
У мене є дизайн, який я спробуйте запустити синтез двох частот.
Чи можливо, що площа породжених з одним з більш високою частотою, менше, ніж той, з меншою частотою?

Я використовую розробки компіляторів.

 
Вища частоти області буде, як правило, вище, ніж низькі частоти області, якщо все інше залишається тим же

 
Уточніть ур дроту навантаження у моделі може бути з допомогою вельми песимістично ...або, можливо, пішов на вихід за рамки ...Зазвичай це навпаки!Я виходячи з того, що всі інші обмеження залишаються колишніми

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Посмішка" border="0" />
 
Вища частоти - більшої площі, що є правдою, якщо всі інші parametters одні й ті ж.Прохання перепроверять / перезавантажити ваш дизайн.

 
області до сих пор по відношенню з DC оптимізації зусиль і МОПДТП району та строки змінні для DC оптимізації.

 
висока робоча частота, як правило, необхідність високою швидкістю і високим диска логікою,

це логіка займають площі більш низькій швидкості, ніж логіки, так що буде потрібно більше площі

синтезувати з робочою частотою.
вони писали:

У мене є дизайн, який я спробуйте запустити синтез двох частот.

Чи можливо, що площа породжених з одним з більш високою частотою, менше, ніж той, з меншою частотою?Я використовую розробки компіляторів.
 

Welcome to EDABoard.com

Sponsor

Back
Top