Сильні PLL Jitter на AMCC405EP процесор

M

mr_ghz

Guest
Привіт усім

Я розробив борту процесор з AMCC 405EP контролер.Усього рада працює з Linux і QT.

За EMC тестування ми бачили дивну поведінку плати: 266 МГц тактова має сильне тремтіння на ньому, але 66 МГц вхідний годинник не має.

Дозвольте мені пояснити, дизайн трохи більше: процесор SYSCLK приводиться в дію від 66 МГц crystaloscillator.Pegel, тремтіння все ОК.PLL всередині процесор працює на частоті 800 МГц VCO (66 МГц * 12).Вперед роздільник встановлений: 3 це дає corefrequency від 266MHz.На всіх частотах, які створюються з цього coreclock (MemClk, PLBClk, ...) Я вимірювання джіттера.Тремтіння виглядає Instabile loopfilter з PLL.

PLL має separete VCC Як уже згадувалося в таблицю, а також постачання шум низький.

PLL має деякі "tunebits", які чітко не описані в таблиці.При використанні заданих значень -> тремтіння відбувається.Я грав трохи з tuningbits.Я знайшов декілька комбінацій, які виконується нормально (також охолодження / обігріву ради, над-і знижена напруга).

Чи знаєте будь-яку таку поведінку цього процесора?
Лі-небудь знає точне значення цих tuningbits?
Деякі нові ідеї?

Спасибо заранее

 

Welcome to EDABoard.com

Sponsor

Back
Top