Питання про поточний дзеркало?

W

wanily1983

Guest
Привіт, хлопці<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Питання" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_confused.gif" alt="Confused" border="0" />

: Джерело degration резистор може зменшити невідповідності поточного дзеркало, однією з причин є те, що цей метод може зменшити різницю VDS, будь-якої іншої причини?або будь-якої причини з точки зору дизайну? "Ура надії на відповідь.
привіт
wanily
Остання редакція wanily1983 по 17 січня 2006 14:03; редагувалось 1 раз в цілому

 
також у термін макет Addtional будь-який пристрій не є OK ... що вона робить великі схеми, але в sertance випадках він робить серед аналогічних ... і Thats хороший

 
Привіт, Syukri
але вона завжди використовує макет, щоб клітина відповідності.
у когось іншого пояснити?

 
Причина виродження резистор в поточному дзеркала не за невідповідність.Причина тільки підвищити вихідний опір.

Це текст, ви побачите, що вихідний опір одного транзистора поточного дзеркало Ро, і коли ви застосувати джерело рупій виродження резистора, вихідний опір стає gmRoRs.

Зверніть увагу, що може збентежити питання про скорочення не збігається із загальним підсилювачі джерело.У загальній підсилювача джерела, ви можете зменшити невідповідність із виродженням вихідних, тому що це зменшує залежність від ГМ, однак це не так в поточних дзеркал.

Сподіваюся, що це допомагає

 
Я не згоден з dipswitch.source виродження в поточному дзеркало використовується для зменшення ефекту невідповідність параметрів транзистора.

 
Мета джерело резистора виродження в поточному дзеркало має двоякий характер.По-перше, це зменшує ефект невідповідності.По-друге, вона підвищує вихідний опір джерела струму.

 
Власне, huojinsi є правильним, що займаються біполярна технологія: при використанні невеликого-значний резисторів (а також відповідністю резисторів, звісно), ви зменшуєте невідповідність.

Однак з МОП-транзисторів, то ніяких поліпшень у відповідність.І якщо він не виявить обережність, малі невідповідності в самих резисторів буде ефективно, помноженої на GM, і може призвести до збільшення невідповідності!

 
Я думаю, dipswitch права.BJT у випадку, резистор підключити емітентом для зменшити невідповідності є і в MOS випадку, воно не таке поліпшення.в обох випадках, це може incraese вихідний опір.

 
it decrease the noise

Я не впевнений, але думаю, що
зменшення шумівДодано через 2 хвилини:насправді у мене є питання: чи має град.Опір є одним опором загальноприйнята в цих двох галузях, якщо причина то я думаю, що будуть додаткові невідповідність "у випадку двох резисторів використовували"

 
Збільшує вихід опір буде зменшити вплив невідповідність параметрів транзистора.Вони же справі.

 
Цей метод широко використовується біполярна технологія для збільшення струму відповідності.Але в МОП-технології з використанням резистора джерела виродження не situable, тому що продукт RS * GM * RO менш ро для одного транзистора (якщо і не використовувати ДЗЗ в діапазоні МОм).Для збільшення опору вихідний краще використовувати низький W / L відношення або зв'язок Каскодний підсилювач.

 

Welcome to EDABoard.com

Sponsor

Back
Top