Питання осцилятор

H

hktk

Guest
Я проектування осцилятор цього дня, але я не знаю, як зробити вихідна частота стабільної при різних бібліотек, таких як СС, FF і ТТ.Її структура дуже часто: за допомогою дзеркального струм від посиланням на зарядки та розрядки конденсатора ПМС.Дзеркальні струм буде різним за С.С., FF і ТТ, а значення конденсатора теж зміниться.В результаті, вихідна частота буде мінятися від 70K до 160K, це серйозна проблема.Я знаю, оздоблення поточного або конденсатор буде мати сенс, але я не бачу обрізки на плані багато фішок.Що вони можуть зробити стики стабільним?Чи є спосіб вирішити цю проблему без обробки?

 
Справді, зміни частоти лози ТЕМПЕРАТУРА теж.
Отже, чи є який-небудь компенсації за процесом і температура в контурі?

 
Підрізування або Off-чіпа конденсатори, необхідні для забезпечення частота коливань відносно стабільною.

Це ще сенс дизайну заряду / розряду, які дозволяють відслідковувати поточний конденсатор ПМС варіації температури, так що є ж Freq osillation.Однак, у розробці поточних, які дозволяють відстежувати процес зміни Cap ПМС, в принципі неможливо.

Є деякі проекти з використанням МОП-Cap замінити ПМС шапки, шапки MOS забезпечує менш процес змін у порівнянні з ПМС шапочка для будь-якого процесу, оскільки вони мають більш ефективного контролю на воротах азоту.

 
hktk пише:

Я проектування осцилятор цього дня, але я не знаю, як зробити вихідна частота стабільної при різних бібліотек, таких як СС, FF і ТТ.
Її структура дуже часто: за допомогою дзеркального струм від посиланням на зарядки та розрядки конденсатора ПМС.
Дзеркальні струм буде різним за С.С., FF і ТТ, а значення конденсатора теж зміниться.
В результаті, вихідна частота буде мінятися від 70K до 160K, це серйозна проблема.
Я знаю, обробка поточного або конденсатор буде мати сенс, але я не бачу обрізки на плані багато фішок.
Що вони можуть зробити стики стабільним?
Чи є спосіб вирішити цю проблему без обробки?
 
Будь ласка, ваші схеми

Я люблю, щоб допомогти вам, але я не хочу спекулювати

 
<img src="http://images.elektroda.net/54_1161683489.JPG" border="0" alt="Question about oscillator" title="Питання про осцилятор"/>Тут schemetic.Vbias від посилання для одержання струму заряду конденсаторів C1 і C2.вихідна частота буде багато чого змінити в різних бібліотеках, і це буде гірше, якщо вважається температура.

 
Наскільки точно ви хочете, щоб ваші OSC?

Якщо / -10% ~ 15% є досить хорошим для вас, то ось мій метод:
1.Процес збірки / температура / напругу джерела струму компенсації.
2.Створення BGR.
3.Використання МОН-транзисторів як шапка (із змінами Cap значення, як правило, одній і тій же фазі джерела струму. Тобто, якщо ви отримали велике ток в FF, шапки МОП також бути більше)
4.Використовуйте архітектура схожа на 555 таймер.Використовуйте опорне напруга від BGR як H / L межа.

 
Я не знаю, що бібліотеки ви використовуєте

Але, я думаю, значення С1 і С2 є досить великими.

На жаль, Freq цієї схеми є дуже чутливою до Vbias, якщо Ви можете розмістити моделювання результату.

Я пропоную Вам використовувати гарну схему BGR для стабілізують упередженість

До речі, я не буду використовувати цей дизайн для таких низьких Freq осцилятор

 
різним співвідношенням боргу в ланцюзі дата може бути досягнута.

 
Привіт hktk, може у мене розповісти докладніше про цю схему, я думаю, що це не повний, я працюю з осциляторів і я зацікавлений у цьому.Спасибо

 
Привіт hktk,

Перевірте деякі патенти національних 6917249.
У принципі, це дуже важка тема для ведення PVT компенсуватися осцилятора.Більшість конструкцій на основі RC заряду / розряду.Легко отримати напруги і температури компенсації.Важко отримати компенсацію процесу для тих значень КР.
Ppl завжди робимо калібрування з посиланням чисті годинник і автоматично обрізати її крок за кроком.

 

Welcome to EDABoard.com

Sponsor

Back
Top