Питання до рівняння дизайн PLL

H

haadi20

Guest
Посилаючись на Keliu Шу книгу по CMOS Синтезатори ФАПЧ, еквалайзер.Nr.3.7 дає приріст PLL петля, як К = (КПГ Kvco R1) / N
де ККД є посилення ПФО
Kvco є посилення VCO
R1 є частиною 2-го порядку фільтра петля
і п розділити співвідношенні

Мій питання, яке значення N повинно бути використане в це рівняння, тому що N має діапазон для цілого N PLL і не постійний?

Дивлячись вперед для відповідей ...

 
кілька разів, його геометричний значить, максимальний і мінімальний, valuse п

або нормального вигляду, спробуйте обидва

khouly

 
воно є максимальним коефіцієнтом devider ssuppose посиланням Freq 5 м Гц і VCO Freq вихід 1G Гц, ніж N = 200.

думаю, якщо немає чіткої відповіді знову

 
Привіт,
N є середнє геометричне як говорить Холі
khouly пише:

кілька разів, його геометричний значить, максимальний і мінімальний, valuse пабо нормального вигляду, спробуйте обидваkhouly
 
Петля отримати не є постійною, вона змінюється пропорційно 1 / N над діапазон значень N.Важливо проаналізувати, який вплив різні K зробить на цикл стабільність (різниця амплітуди і фази маржі).У багатьох випадках Kvco змінюється, а з налаштуванням напруги і Ви повинні прийняти це до уваги.

haadi20 пише:

Посилаючись на Keliu Шу книгу по CMOS Синтезатори ФАПЧ, еквалайзер.
Nr.
3.7 дає приріст PLL петля, як К = (КПГ Kvco R1) / N

де ККД є посилення ПФО

Kvco є посилення VCO

R1 є частиною 2-го порядку фільтра петля

і п розділити співвідношенніМій питання, яке значення N повинно бути використане в це рівняння, тому що N має діапазон для цілого N PLL і не постійний?Дивлячись вперед для відповідей ...
 

Welcome to EDABoard.com

Sponsor

Back
Top