Затримка автопідстроювання частоти

N

N

Guest
Привіт усім
Я роблю проект по затримці автопідстроювання частоти
Я хочу знати, ок.конкретні заяви стосовно DLL, що р impt.spec'ns з DLL.
Thanku

 
Затримка автопідстроювання частоти, які використовуються в "годинники CDR і відновлення даних"
використовуватися в appication високій швидкості в години дерево
Також може бути використаний як частота synthizer

khouly

 
Специфікації будуть
1) Пік-пік джіттера
2) Скільки фази годинник ур намагаються породжують (90180 або 270 градусів, щоб отримати T / 4, затримки T/2/3T/4 години)
3) Розділіть лічильник
4) Loop пропускна здатність фільтра

 
тремтіння дозволено, смугу пропускання, блокування швидкість синхронізації ставки.
застосування в основному синтезаторами і фази синхронізації і тактової синхронізації в FPGA Спеціально.

 
1.Open отримати петлю
2.unit пропускну здатність посилення (відкритих посилення петлі)
3.phase шум
4.lock час
і т. д.

 
Привіт!

DLL краще над PLL, оскільки більшість часу він вимагає тільки 1-го порядку циклі фільтра, а PLL звичайно потрібно петля фільтру, який Atleast 2-го порядку.
Ви можете побачити цю статтю.він дає гарні специфікації про DLL.

сподіваюся, що це корисно,
Віджей
Вибачте, але Ви повинні увійти для перегляду цієї прихильності

 
DLL також використовується в де-схема косою або множення частоти ланцюга.

Просто для довідки.

Ібінь.

 
Це може зайняти місце PLL-небудь.

 

Welcome to EDABoard.com

Sponsor

Back
Top